课程设计(论文):基于FPGA的数字电子闹钟设计.doc

下载归结为发送列表

指引航线设计(论文):鉴于FPGA的数字电子闹钟设计.doc

文档引见:
指引航线设计(论文)
字幕鉴于FPGA的数字电子闹钟设计
加标题电子体系设计
先生姓名
学号 0741227304
系、专业消息工程系、07电子消息工程
指挥教授
2010年 11 月 18 日
邵阳协会指引航线设计(论文)义务书
年级专业
07电子消息工程
先生姓名
学号
0741227304
字幕
鉴于FPGA的数字电子闹钟设计
设计时期

加标题
电子体系设计
指引航线编号
设计场子
校内
指引航线设计(论文)瞄准
经过查找消息、选示意图、设计电流、使安定次,调试次和使安定设计讲使先生可以。理论联系实际,培育和放先生的更新性能,后续指引航线念书、毕业设计、研究生的义务根底。
已知技术参数和合格证书
1、设计一点钟复杂的一分钟闹钟
2、人工操作输出按时(0-59s),比如,30秒
3、两个静态数字管上下列显示时期的使多样化:如30,29,28……音槌在指按时期收回5秒的提示。
4、双静态数字管显示时期
5、应用音槌收回提示
6、拨码使出轨设置按时时期。
义务和请求
设计一点钟鉴于FPGA的数字电子闹钟,请求:
1、计算机硬件电流设计
2、设计软件预调办法,写出源代码
3、用MAX-PLUS软件模仿
4、使体式化应契合协会的一致规则。,构图应契合逻辑,表达要得体。
注:1.这张表应由教授填写。,经系、教义与科研组审批,指挥教授、先生署名后见效
2.表1一式3份,先生、指挥教授、教义与科研组各一份。
四、参考文献和持续存在基本合格证书(包含暗室)、首要测试手段等。
一。eda暗室,MAX-PLUS软件和EDA指引航线设计书
2.电子复杂的暗室,有eda,DSP,特地开发软件和模仿下载手段,如fpga
三。学院(如柴纳)够支付了丰富的的电子资源,万方数据库等。。
五、进度表改编
时期
义务
2010年11月8日
指引航线设计激起性欲
2010年11月11日
送交材料,举起设计示意图
2010年11月14日
电流设计、次设计、体系模仿
2010年11月17日
写一篇使用着的指引航线设计的论文
2010年11月19日
接纳模仿归结为、辩论、成就评定
六、教义与科研组审批联想
教义与科研组用头顶(署名): 年月日
七、教义用头顶联想
掌管引导(署名) 年月日
八、凡例
演讲者(署名) 先生(署名)
邵阳协会指引航线设计(论文)评阅表
先生姓名和学号 0741227304
系消息工程系专业移动 07电子消息工程
字幕鉴于FPGA的数字电子闹钟设计加标题电子体系设计
一、先生自身总结
经过如此设计,对eda的新看法。
在指引航线设计的开端,we的所有格形式做了一点钟复杂的锻炼。,软计算机硬件设计,这是一点钟基础课锻炼。。经过包括第一天和最后一天的演讲,我有初步的听说。。而且我开端禀承阐明书上的窥测运动。,模仿,有推动的作为主人后就开端了本身的指引航线设计。鉴于我C++次设计知不强劲地,因而软件设计是特有的故障的。,这也让我对某人找岔子知串级在如此掷还特有的遍及。,学好、踏实是we的所有格形式必然的取得的请求。。
先生署名: 年月日
二、教授评价
评分冠词
夙日成就
讲体式
电流设计
模仿
更新性
复杂的成就
使负担或压迫
20
20
40
10
10
惟一的成就
演讲者联想
演讲者(署名) 年月日
注:1、本表是先生指引航线设计(论文)成就评定的如果,设计手册(或论文)义务插页反面特大号商品
2、表正中鹄的评分冠词和使负担或压迫争辩t。
含量
摘要 I
第一章设计示意图 2
1.1 vhdl简介 2
1.2设计思绪 3
另外的章模块引见 4
2.1按时模块 4
2.2数字显示模块 4
2.3告警模块 4
2.4顶部模块 4
第3章 Verilog hdl设计源次 5
3.1按时模块次 5
3.2数字显示模块次 6
3.3 告警模块次 8
3.4顶部模块次 9
四的章波形模仿图 10
4.1按时模块波形模仿图 10
4.2告警模块波形模仿图 10
4.3盖模块波形模仿图 10
第5章销锁和计算机硬件衔接 11
5.1销锁 11
5.2引导提出异议 11
第六感觉章总结 12
参考文献 13
致谢 14
第一章设计示意图
1.1 vhdl简介
数字电流首要鉴于两个喷射器(we的所有格形式可以复杂地说,一种用数字喷射器举行算术和布尔运算的电流,具有布尔运算和逻辑处置功用。,数字电流可分为结成逻辑电流和次逻辑电流。。
EDA技术,它鉴于大规模可预调逻辑器件。
请划出桃豆的质地获得

发表评论

电子邮件地址不会被公开。 必填项已用*标注